हिंदी
वर्तमान भाषा:हिंदी
  1. English
  2. Deutsch
  3. Français
  4. русский
  5. 한국의
  6. Italia
  7. Nederland
  8. español
  9. Português
  10. Magyarország
  11. Dansk
  12. Ελλάδα
  13. polski
  14. Pilipino
  15. Čeština
  16. हिंदी
  17. Tiếng Việt
  18. Melayu
  19. Maori
  20. Svenska
  21. Suomi
  22. Україна
  23. românesc
  24. Slovenija
  25. Eesti Vabariik
  26. Latviešu
  27. עִבְרִית
  28. Indonesia
गर्म टिप्स:यदि वर्तमान देश की भाषा उपलब्ध नहीं है, तो कृपया अधिक सटीक उद्धरण प्राप्त करने के लिए अंग्रेजी फॉर्म ऑनलाइन पूछताछ का उपयोग करें
साइन इन करें
मेरा अनुरोध:0
भाग संख्या उत्पादक मात्रा
RFQ
रद्द करना

एफएबी या बैक-एंड पर आईसीएस का परीक्षण करने के लिए यूएसबी या पीसीआई का उपयोग करें

Nov 08,2021
Advantest Link_Scale_USB_030

यूएसबी संस्करण

कंपनी के मुताबिक, "आज के जटिल एसओसी, माइक्रोप्रोसेसर, ग्राफिक्स प्रोसेसर और एआई एक्सेलेरेटर्स में से कई यूएसबी या पीसीआईई जैसे उच्च गति वाले डिजिटल इंटरफेस शामिल हैं।" "लिंक स्केल कार्ड कार्यात्मक और स्कैन परीक्षण सामग्री के तेज़ हस्तांतरण के लिए इन इंटरफेस का उपयोग करते हैं, परीक्षण कवरेज और थ्रूपुट को एक साथ बढ़ाते हैं।"


किसी डिवाइस-अंडर-टेस्ट के साथ संवाद करने के लिए यूएसबी या पीसीआई का उपयोग करना जिसे अंत-उपयोग में उस इंटरफ़ेस का उपयोग करने के लिए डिज़ाइन किया गया है, को लक्ष्य अनुप्रयोग में समान फर्मवेयर और ड्राइवरों का उपयोग करके डिवाइस को अपने सामान्य मोड में परीक्षण करने की अनुमति मिलती है।



Advantest Link_Scale_PCIe boardपीसीआई संस्करण

फायदे के रूप में कार्ड लॉटरबाक के ट्रेस 32 जैसे डिबग टूल्स को भी नियोजित करने की अनुमति देते हैं। इसके अलावा, "प्री-सिलिकॉन कार्यात्मक परीक्षणों को अब पुन: उपयोग किया जा सकता है, पीएसएस [पोर्टेबल परीक्षण और उत्तेजना मानक] का लाभ उठाना, जो प्रमुख ईडीए उपकरण द्वारा समर्थित है"। और "नए कार्ड कार्ड पर चलाने के लिए मेजबान सॉफ्टवेयर के लिए एक अनुकूलन वातावरण प्रदान करते हैं, जिससे V93000 सिस्टम पर किए जाने वाले पूर्ण सॉफ़्टवेयर स्टैक के साथ वास्तविक दुनिया एप्लिकेशन परीक्षण की अनुमति मिलती है।"

वेफर सॉर्ट, अंतिम परीक्षण और सिस्टम-स्तरीय परीक्षण जैसे विभिन्न वातावरणों के बीच परीक्षण डेटा का आदान-प्रदान, उपयोगकर्ताओं को 2.5 डी या 3 डी मल्टी-डाई पैकेज में चिपलेट्स के लिए ज्ञात-अच्छी-मरने वाली रणनीतियों को स्थापित करने में मदद कर सकता है।

वे आम तौर पर 2022 की पहली तिमाही में उपलब्ध होने के लिए निर्धारित हैं।